Please use this identifier to cite or link to this item: http://www.repository.rmutt.ac.th/xmlui/handle/123456789/2317
Full metadata record
DC FieldValueLanguage
dc.contributor.authorธเนศ สุขแสง
dc.date.accessioned2015-07-22T06:42:04Z
dc.date.accessioned2020-09-24T06:36:39Z-
dc.date.available2015-07-22T06:42:04Z
dc.date.available2020-09-24T06:36:39Z-
dc.date.issued2555
dc.identifier.urihttp://www.repository.rmutt.ac.th/dspace/handle/123456789/2317-
dc.description.abstractระบบควบคุมที่สัญญาณอินพุตมีการเปลี่ยนแปลงนั้นระบบต้องมีการควบคุมสัญญาณเอาต์พุตให้ค่าคลาดเคลื่อนเชิงสถิตย์น้อยที่สุดเพื่อเป็นการลดการหน่วงเวลาของสัญญาณเอาต์พุต โดยการปรับปรุงการหน่วงเวลาและการตอบสนองความถี่ของระบบจะใช้ตัวกระทำของระบบเป็นแบบจำนวนเต็มและเพิ่มลำดับของตัวกระทำ ซึ่งสัญญาณเอาต์พุตยังมีค่าคลาดเคลื่อนเชิงสถิตเกิดขึ้น และการตอบสนองความถี่ทางขนาดเกิดการยกตัวของสัญญาณในช่วงความถี่คัตออฟ วิทยานิพนธ์ฉบับนี้ได้นำเสนอการแก้ปัญหาดังกล่าวด้วยการนำเอาฟังก์ชันถ่ายโอน แบบลำดับเศษส่วนย่อยมาปรับปรุงตัวกระทำของระบบให้ทำงานละเอียดขึ้น เพื่อให้การลดทอดขนาดสัญญาณเอาต์พุตของระบบน้อยลงและการตอบสนองความถี่เชิงเฟสเป็นเชิงเส้น โดยใช้วงจรควบคุมแบบสัดส่วน – ปริพันธ์ (PI[superscriptλ]D[superscriptμ] ) แบบอนาล็อกที่มีการเพิ่มตัวกระทำปริพันธ์และอนุพันธ์เป็นแบบลำดับเศษส่วนย่อย และวงจรกรองความถี่ต่ำที่มีการเพิ่มวงจรแฟคแตนซ์ทำงานร่วมกับวงจรอินทิเกรเตอร์ของวงจรในการทดสอบ วงจรทั้งสองออกแบบให้ทำงานในโหมดกระแสโดยใช้อุปกรณ์ประเภทโอทีเอ ผลการจำลองการทำงานของวงจรที่ออกแบบโดยใช้โปรแกรม ORCAD PSPICE วงจรควบคุมแบบสัดส่วน – ปริพันธ์ – อนุพันธ์ พบว่ามีการหน่วงเวลาน้อยกว่าวงจรที่ใช้ตัวกระทำแบบจำนวนเต็ม สัญญาณเอาต์พุตมีสภาวะค่าความคลาดเคลื่อนเชิงสถิตย์น้อยกว่าและมีการตอบสนองความถี่ที่เร็วกว่า สำหรับผลการจำลองในวงจรกรองความถี่ต่ำ วิธีที่นำเสนอสามารถลดการยกตัวของการตอบสนองความถี่ทางขนดในช่วงความถี่คัตออฟได้ การตอบสนองความถี่เชิงเฟสที่ความถี่สูงขึ้นมีการเลื่อนเฟสแบบมีค่าคงที่เชิงเส้นen_US
dc.language.isoThaien_US
dc.publisherมหาวิทยาลัยเทคโนโลยีราชมงคลธัญบุรี. คณะวิศวกรรมศาสตร์. สาขาวิชาวิศวกรรมไฟฟ้าen_US
dc.subjectฟังก์ชันถ่ายโอนen_US
dc.subjectแบบลำดับเศษส่วนย่อยen_US
dc.subjectวงจรควบคุมแบบสัดส่วน-ปริพันธ์-อนุพันธ์(PID)en_US
dc.subjectวงจรกรองความถี่ต่ำen_US
dc.subjectโอทีเอen_US
dc.titleการปรับปรุงค่าหน่วงเวลาและการตอบสนองทางความถี่ของวงจรอนาล็อกโดยการใช้ฟังก์ชั่นถ่ายโอน แบบลำดับเศษส่วนย่อยen_US
dc.title.alternativeImprovement delay time and frequency response of analog circuits using fractional-order functionsen_US
dc.typeThesisen_US
Appears in Collections:วิทยานิพนธ์ (Thesis - EN)

Files in This Item:
File Description SizeFormat 
145042.pdfImprovement delay time and frequency response of analog circuits using fractional-order functions9.68 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.